微电子学与计算机
微電子學與計算機
미전자학여계산궤
MICROELECTRONICS & COMPUTER
2004年
8期
124-127
,共4页
低功耗%微处理器%门控时钟
低功耗%微處理器%門控時鐘
저공모%미처리기%문공시종
介绍了一种80C51嵌入式微处理器内核的低功耗设计方法.根据CMOS电路的能耗机制,对已有微处理器内核进行了功耗分析.针对分析结果,运用门控时钟等一系列降低功耗的方法,对内核进行重新设计和优化.采用0.35μm工艺库进行门级仿真的结果表明,系统功耗降低了近50%.
介紹瞭一種80C51嵌入式微處理器內覈的低功耗設計方法.根據CMOS電路的能耗機製,對已有微處理器內覈進行瞭功耗分析.針對分析結果,運用門控時鐘等一繫列降低功耗的方法,對內覈進行重新設計和優化.採用0.35μm工藝庫進行門級倣真的結果錶明,繫統功耗降低瞭近50%.
개소료일충80C51감입식미처리기내핵적저공모설계방법.근거CMOS전로적능모궤제,대이유미처리기내핵진행료공모분석.침대분석결과,운용문공시종등일계렬강저공모적방법,대내핵진행중신설계화우화.채용0.35μm공예고진행문급방진적결과표명,계통공모강저료근50%.