电子对抗技术
電子對抗技術
전자대항기술
DIANZI DUIKANG JISHI
2005年
4期
44-47
,共4页
FPGA%FFT处理器%基-4蝶算单元%并行结构
FPGA%FFT處理器%基-4蝶算單元%併行結構
FPGA%FFT처리기%기-4접산단원%병행결구
FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景.本文基于Xilinx公司的Vertex-Ⅱ Pro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度.在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs.
FFT算法是高速實時信號處理的關鍵算法之一,在數字EW接收機中有著廣汎的應用前景.本文基于Xilinx公司的Vertex-Ⅱ Pro繫列FPGA,設計一種級聯結構的1024點FFT處理器,採用基-4併行蝶算單元,能併行處理四路輸入數據,極大地提高瞭FFT的處理速度.在繫統時鐘為100MHz時,完成1024點複數FFT運算僅需要2.56μs.
FFT산법시고속실시신호처리적관건산법지일,재수자EW접수궤중유착엄범적응용전경.본문기우Xilinx공사적Vertex-Ⅱ Pro계렬FPGA,설계일충급련결구적1024점FFT처리기,채용기-4병행접산단원,능병행처리사로수입수거,겁대지제고료FFT적처리속도.재계통시종위100MHz시,완성1024점복수FFT운산부수요2.56μs.