电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2011年
2期
453-457
,共5页
乐大珩%张民选%李少青%孙岩%谷晓忱
樂大珩%張民選%李少青%孫巖%穀曉忱
악대형%장민선%리소청%손암%곡효침
安全芯片%旁路攻击%功耗分析攻击%动态差分逻辑%可配置逻辑
安全芯片%徬路攻擊%功耗分析攻擊%動態差分邏輯%可配置邏輯
안전심편%방로공격%공모분석공격%동태차분라집%가배치라집
DPA(Differential Power Analysis)攻击的强度取决于芯片电路功耗与所处理的数据之间的相关性以及攻击者对算法电路实现细节的了解程度.本文结合动态差分逻辑和可配置逻辑的特点,提出了一种具有抗DPA攻击能力的双端输出可配置逻辑(DRCL:Dual-Rail Configurable Logic).该逻辑一方面具有与数据取值无关的信号翻转率和信号翻转时刻,因而能够实现很好的功耗恒定特性;另一方面去除了电路结构与电路功能之间的相关性,从而可以阻止攻击者通过版图逆向分析的方法窃取算法电路实现细节.实验结果表明,DRCL比典型的抗DPA攻击逻辑WDDL(Wave Dynamic Differential Logic)具有更好的功耗恒定性,因而具有更强的DPA攻击防护性能.
DPA(Differential Power Analysis)攻擊的彊度取決于芯片電路功耗與所處理的數據之間的相關性以及攻擊者對算法電路實現細節的瞭解程度.本文結閤動態差分邏輯和可配置邏輯的特點,提齣瞭一種具有抗DPA攻擊能力的雙耑輸齣可配置邏輯(DRCL:Dual-Rail Configurable Logic).該邏輯一方麵具有與數據取值無關的信號翻轉率和信號翻轉時刻,因而能夠實現很好的功耗恆定特性;另一方麵去除瞭電路結構與電路功能之間的相關性,從而可以阻止攻擊者通過版圖逆嚮分析的方法竊取算法電路實現細節.實驗結果錶明,DRCL比典型的抗DPA攻擊邏輯WDDL(Wave Dynamic Differential Logic)具有更好的功耗恆定性,因而具有更彊的DPA攻擊防護性能.
DPA(Differential Power Analysis)공격적강도취결우심편전로공모여소처리적수거지간적상관성이급공격자대산법전로실현세절적료해정도.본문결합동태차분라집화가배치라집적특점,제출료일충구유항DPA공격능력적쌍단수출가배치라집(DRCL:Dual-Rail Configurable Logic).해라집일방면구유여수거취치무관적신호번전솔화신호번전시각,인이능구실현흔호적공모항정특성;령일방면거제료전로결구여전로공능지간적상관성,종이가이조지공격자통과판도역향분석적방법절취산법전로실현세절.실험결과표명,DRCL비전형적항DPA공격라집WDDL(Wave Dynamic Differential Logic)구유경호적공모항정성,인이구유경강적DPA공격방호성능.