核电子学与探测技术
覈電子學與探測技術
핵전자학여탐측기술
NUCLEAR ELECTRONICS & DETECTION TECHNOLOGY
2007年
2期
199-202
,共4页
转速监测%阈值%FPGA
轉速鑑測%閾值%FPGA
전속감측%역치%FPGA
介绍了一种基于现场可编程门阵列(FPGA)的转速监测系统的设计与研发,该监测系统用于核电站主泵运行状态的监测.在FPGA单元设计中,采用周期测量法,并通过Verilog HDL描述语言的非阻塞赋值方法产生一个待测脉冲标志信号,有效提高了测试精度,同时将相对误差减少80%以上.为进一步提高系统的可靠性,采用FPGA为主,微处理器(W77E58)为辅的双机热备工作模式,经测试该系统精度达到0.1r/min.
介紹瞭一種基于現場可編程門陣列(FPGA)的轉速鑑測繫統的設計與研髮,該鑑測繫統用于覈電站主泵運行狀態的鑑測.在FPGA單元設計中,採用週期測量法,併通過Verilog HDL描述語言的非阻塞賦值方法產生一箇待測脈遲標誌信號,有效提高瞭測試精度,同時將相對誤差減少80%以上.為進一步提高繫統的可靠性,採用FPGA為主,微處理器(W77E58)為輔的雙機熱備工作模式,經測試該繫統精度達到0.1r/min.
개소료일충기우현장가편정문진렬(FPGA)적전속감측계통적설계여연발,해감측계통용우핵전참주빙운행상태적감측.재FPGA단원설계중,채용주기측량법,병통과Verilog HDL묘술어언적비조새부치방법산생일개대측맥충표지신호,유효제고료측시정도,동시장상대오차감소80%이상.위진일보제고계통적가고성,채용FPGA위주,미처리기(W77E58)위보적쌍궤열비공작모식,경측시해계통정도체도0.1r/min.