电子与封装
電子與封裝
전자여봉장
EIECTRONICS AND PACKAGING
2008年
9期
39-42
,共4页
ADC%FPGA%PCI-E总线
ADC%FPGA%PCI-E總線
ADC%FPGA%PCI-E총선
文章简要地介绍了高速ADC电路性能评估系统的整体设计方案、系统的硬件设计以及PC应用软件的设计方法.评估系统硬件包括ADC电路评估板、数据采集子板、PCI-E采集卡三块子板,并分别阐述了各子板的功能框图、结构组成和设计要点.系统应用软件采用图形化显示界面,经实际使用表明,该高速ADC电路评估系统结构灵活、性能稳定可靠,方便更换不同的ADC评估板来测试不同的ADC电路,既可用于分辨率为8-16bit、采样频率500MHz以内的高速ADC电路性能评估,也可以用于多达64通道、125M的高速数据采集.
文章簡要地介紹瞭高速ADC電路性能評估繫統的整體設計方案、繫統的硬件設計以及PC應用軟件的設計方法.評估繫統硬件包括ADC電路評估闆、數據採集子闆、PCI-E採集卡三塊子闆,併分彆闡述瞭各子闆的功能框圖、結構組成和設計要點.繫統應用軟件採用圖形化顯示界麵,經實際使用錶明,該高速ADC電路評估繫統結構靈活、性能穩定可靠,方便更換不同的ADC評估闆來測試不同的ADC電路,既可用于分辨率為8-16bit、採樣頻率500MHz以內的高速ADC電路性能評估,也可以用于多達64通道、125M的高速數據採集.
문장간요지개소료고속ADC전로성능평고계통적정체설계방안、계통적경건설계이급PC응용연건적설계방법.평고계통경건포괄ADC전로평고판、수거채집자판、PCI-E채집잡삼괴자판,병분별천술료각자판적공능광도、결구조성화설계요점.계통응용연건채용도형화현시계면,경실제사용표명,해고속ADC전로평고계통결구령활、성능은정가고,방편경환불동적ADC평고판래측시불동적ADC전로,기가용우분변솔위8-16bit、채양빈솔500MHz이내적고속ADC전로성능평고,야가이용우다체64통도、125M적고속수거채집.