现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
10期
186-188,192
,共4页
刘吉%杨德伟%文怀涛%刘超
劉吉%楊德偉%文懷濤%劉超
류길%양덕위%문부도%류초
USB%FPGA%高速数据采集%CY7C68013A%双口RAM
USB%FPGA%高速數據採集%CY7C68013A%雙口RAM
USB%FPGA%고속수거채집%CY7C68013A%쌍구RAM
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统.方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能.系统采用Verilog HDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机.系统进行实测实验表明,在CY7C68013A设定为16.7 Mb/s的传输速率下,系统工作正常.
為瞭解決高速數據採集以及數據傳輸問題,設計瞭基于USB通信的FPGA高速數據採集繫統.方案以FPGA為控製覈心,實現A/D控製、數據緩存雙口RAM和控製CY7C68013A三箇功能.繫統採用Verilog HDL語言,通過ISE軟件編程控製多箇AD7356同時進行數據採集,將採集所得數據存入雙口RAM,控製CY7C68013A將數據通過USB總線上傳到PC機.繫統進行實測實驗錶明,在CY7C68013A設定為16.7 Mb/s的傳輸速率下,繫統工作正常.
위료해결고속수거채집이급수거전수문제,설계료기우USB통신적FPGA고속수거채집계통.방안이FPGA위공제핵심,실현A/D공제、수거완존쌍구RAM화공제CY7C68013A삼개공능.계통채용Verilog HDL어언,통과ISE연건편정공제다개AD7356동시진행수거채집,장채집소득수거존입쌍구RAM,공제CY7C68013A장수거통과USB총선상전도PC궤.계통진행실측실험표명,재CY7C68013A설정위16.7 Mb/s적전수속솔하,계통공작정상.