计算机工程与应用
計算機工程與應用
계산궤공정여응용
COMPUTER ENGINEERING AND APPLICATIONS
2005年
3期
98-101
,共4页
多时钟域%亚稳态%异步FIFO%格雷码%空满信号
多時鐘域%亞穩態%異步FIFO%格雷碼%空滿信號
다시종역%아은태%이보FIFO%격뢰마%공만신호
多时钟域设计的一个难题是如何避免亚稳态的产生.异步FIFO是一种不同时钟域之间传递数据的常用方法.避免亚稳态问题及空满控制信号的产生是异步FIFO设计的两个难题.传统的异步FIFO设计采用同步读写地址后比较产生空满标志的方法,面积大、工作频率低.针对这些问题,文章提出了一种新的异步FIFO设计方案,它改进格雷编码电路,提高异步FIFO的工作频率,用先比较读写地址产生空满标志,再同步到相应时钟域的方法避免使用大量的同步寄存器,减小面积空间.EDA综合及FPGA验证的结果均表明,改进后异步FIFO的性能有了显著提高.
多時鐘域設計的一箇難題是如何避免亞穩態的產生.異步FIFO是一種不同時鐘域之間傳遞數據的常用方法.避免亞穩態問題及空滿控製信號的產生是異步FIFO設計的兩箇難題.傳統的異步FIFO設計採用同步讀寫地阯後比較產生空滿標誌的方法,麵積大、工作頻率低.針對這些問題,文章提齣瞭一種新的異步FIFO設計方案,它改進格雷編碼電路,提高異步FIFO的工作頻率,用先比較讀寫地阯產生空滿標誌,再同步到相應時鐘域的方法避免使用大量的同步寄存器,減小麵積空間.EDA綜閤及FPGA驗證的結果均錶明,改進後異步FIFO的性能有瞭顯著提高.
다시종역설계적일개난제시여하피면아은태적산생.이보FIFO시일충불동시종역지간전체수거적상용방법.피면아은태문제급공만공제신호적산생시이보FIFO설계적량개난제.전통적이보FIFO설계채용동보독사지지후비교산생공만표지적방법,면적대、공작빈솔저.침대저사문제,문장제출료일충신적이보FIFO설계방안,타개진격뢰편마전로,제고이보FIFO적공작빈솔,용선비교독사지지산생공만표지,재동보도상응시종역적방법피면사용대량적동보기존기,감소면적공간.EDA종합급FPGA험증적결과균표명,개진후이보FIFO적성능유료현저제고.