微电子学与计算机
微電子學與計算機
미전자학여계산궤
MICROELECTRONICS & COMPUTER
2007年
1期
49-51
,共3页
张阿珍%刘政林%邹雪城%向祖权
張阿珍%劉政林%鄒雪城%嚮祖權
장아진%류정림%추설성%향조권
图像缩放%插值算法%滤波器
圖像縮放%插值算法%濾波器
도상축방%삽치산법%려파기
文章提出了一种基于双三次插值算法的缩放引擎有效的设计方法,并通过FPGA验证表明该设计方法切实可行.首先介绍了双三次插值算法的基本原理,接着提出了缩放引擎的系统结构,并系统地论述了放大单元的实现及高效的滤波器设计.最终,在Virtex2系列FPGA上实现了该图像缩放引擎.结果表明该设计能有效应用于图像的缩放处理,且图像缩放效果明显提高.
文章提齣瞭一種基于雙三次插值算法的縮放引擎有效的設計方法,併通過FPGA驗證錶明該設計方法切實可行.首先介紹瞭雙三次插值算法的基本原理,接著提齣瞭縮放引擎的繫統結構,併繫統地論述瞭放大單元的實現及高效的濾波器設計.最終,在Virtex2繫列FPGA上實現瞭該圖像縮放引擎.結果錶明該設計能有效應用于圖像的縮放處理,且圖像縮放效果明顯提高.
문장제출료일충기우쌍삼차삽치산법적축방인경유효적설계방법,병통과FPGA험증표명해설계방법절실가행.수선개소료쌍삼차삽치산법적기본원리,접착제출료축방인경적계통결구,병계통지논술료방대단원적실현급고효적려파기설계.최종,재Virtex2계렬FPGA상실현료해도상축방인경.결과표명해설계능유효응용우도상적축방처리,차도상축방효과명현제고.