半导体技术
半導體技術
반도체기술
SEMICONDUCTOR TECHNOLOGY
2008年
1期
39-41
,共3页
IBIS模型%SPICE模型%信号完整性%同步开关噪声
IBIS模型%SPICE模型%信號完整性%同步開關譟聲
IBIS모형%SPICE모형%신호완정성%동보개관조성
同步开关噪声(SSN)对具有上百个输入/输出端口的高性能FPGA系统具有很大的影响,已经成为深亚微米设计所必须考虑的主要问题之一.由于没有考虑电压反馈效应,IBIS模型在仿真SSN时,总是过高估计电源噪声、地噪声和静线噪声.为提高IBIS模型仿真SSN的精度提出了一种改进的方法,利用自研发的工具SSWI(SSN simulation with IBIS)获得了自动IBIS优化模型.利用美国北卡州立大学开发的工具S2IBIS直接从SPICE模型中提取了IBIS模型,与SPICE模型仿真结果验证了该方法的有效性,采用该法可以提高IBIS模型仿真SSN的精度60%~70%.
同步開關譟聲(SSN)對具有上百箇輸入/輸齣耑口的高性能FPGA繫統具有很大的影響,已經成為深亞微米設計所必鬚攷慮的主要問題之一.由于沒有攷慮電壓反饋效應,IBIS模型在倣真SSN時,總是過高估計電源譟聲、地譟聲和靜線譟聲.為提高IBIS模型倣真SSN的精度提齣瞭一種改進的方法,利用自研髮的工具SSWI(SSN simulation with IBIS)穫得瞭自動IBIS優化模型.利用美國北卡州立大學開髮的工具S2IBIS直接從SPICE模型中提取瞭IBIS模型,與SPICE模型倣真結果驗證瞭該方法的有效性,採用該法可以提高IBIS模型倣真SSN的精度60%~70%.
동보개관조성(SSN)대구유상백개수입/수출단구적고성능FPGA계통구유흔대적영향,이경성위심아미미설계소필수고필적주요문제지일.유우몰유고필전압반궤효응,IBIS모형재방진SSN시,총시과고고계전원조성、지조성화정선조성.위제고IBIS모형방진SSN적정도제출료일충개진적방법,이용자연발적공구SSWI(SSN simulation with IBIS)획득료자동IBIS우화모형.이용미국북잡주립대학개발적공구S2IBIS직접종SPICE모형중제취료IBIS모형,여SPICE모형방진결과험증료해방법적유효성,채용해법가이제고IBIS모형방진SSN적정도60%~70%.