微处理机
微處理機
미처리궤
MICROPROCESSORS
2005年
2期
9-11
,共3页
激励%Verilog%线性随机波形产生器%验证%实现
激勵%Verilog%線性隨機波形產生器%驗證%實現
격려%Verilog%선성수궤파형산생기%험증%실현
验证是集成电路设计中的一个重要环节,而验证的主要过程可以分为向待验证模块(DUV)输入激励和观察输出结果两个步骤.不同的输入激励对应着不同的波形,其实现方式也可能不同.本文介绍了一种特殊激励的实现形式,提出了使用函数对线性激励随机产生器进行修改的方法,可以自由控制激励的高电平TH和低电平TL的百分比,最后将其Verilog实现.
驗證是集成電路設計中的一箇重要環節,而驗證的主要過程可以分為嚮待驗證模塊(DUV)輸入激勵和觀察輸齣結果兩箇步驟.不同的輸入激勵對應著不同的波形,其實現方式也可能不同.本文介紹瞭一種特殊激勵的實現形式,提齣瞭使用函數對線性激勵隨機產生器進行脩改的方法,可以自由控製激勵的高電平TH和低電平TL的百分比,最後將其Verilog實現.
험증시집성전로설계중적일개중요배절,이험증적주요과정가이분위향대험증모괴(DUV)수입격려화관찰수출결과량개보취.불동적수입격려대응착불동적파형,기실현방식야가능불동.본문개소료일충특수격려적실현형식,제출료사용함수대선성격려수궤산생기진행수개적방법,가이자유공제격려적고전평TH화저전평TL적백분비,최후장기Verilog실현.