浙江工业大学学报
浙江工業大學學報
절강공업대학학보
Journal of Zhejiang University of Technology
2010年
2期
192-196
,共5页
FPGA%FIR数字滤波器%DSP Builder%MATLAB%抗混叠
FPGA%FIR數字濾波器%DSP Builder%MATLAB%抗混疊
FPGA%FIR수자려파기%DSP Builder%MATLAB%항혼첩
提出了基于FPGA的抗混叠FIR数字低通滤波器的设计与实现.利用Matlab和FDATool设计并确定FIR滤波器的系数,通过Altera DSP Builder和Matlab/Simulink完成滤波器模块的设计和仿真,DSP Builder可将设计好的滤波器模块直接转换成在FPGA上实现滤波器所需的VHDL语言,并在Quartus Ⅱ平台上进一步完成该滤波器的仿真和FPGA实现.最后对叠加有混叠频率成分的的电网电压信号进行滤波仿真,结果表明,滤波器符合设计要求.这种利用DSP Builder将Matlab和Quartus Ⅱ设计工具结合起来进行FIR数字滤波器设计的方法简单有效,所生成的滤波器模块可移植性好.
提齣瞭基于FPGA的抗混疊FIR數字低通濾波器的設計與實現.利用Matlab和FDATool設計併確定FIR濾波器的繫數,通過Altera DSP Builder和Matlab/Simulink完成濾波器模塊的設計和倣真,DSP Builder可將設計好的濾波器模塊直接轉換成在FPGA上實現濾波器所需的VHDL語言,併在Quartus Ⅱ平檯上進一步完成該濾波器的倣真和FPGA實現.最後對疊加有混疊頻率成分的的電網電壓信號進行濾波倣真,結果錶明,濾波器符閤設計要求.這種利用DSP Builder將Matlab和Quartus Ⅱ設計工具結閤起來進行FIR數字濾波器設計的方法簡單有效,所生成的濾波器模塊可移植性好.
제출료기우FPGA적항혼첩FIR수자저통려파기적설계여실현.이용Matlab화FDATool설계병학정FIR려파기적계수,통과Altera DSP Builder화Matlab/Simulink완성려파기모괴적설계화방진,DSP Builder가장설계호적려파기모괴직접전환성재FPGA상실현려파기소수적VHDL어언,병재Quartus Ⅱ평태상진일보완성해려파기적방진화FPGA실현.최후대첩가유혼첩빈솔성분적적전망전압신호진행려파방진,결과표명,려파기부합설계요구.저충이용DSP Builder장Matlab화Quartus Ⅱ설계공구결합기래진행FIR수자려파기설계적방법간단유효,소생성적려파기모괴가이식성호.