电子技术
電子技術
전자기술
ELECTRONIC TECHNOLOGY
2007年
9期
40-41
,共2页
FPGA%FIR数字滤波器%加法树乘法器
FPGA%FIR數字濾波器%加法樹乘法器
FPGA%FIR수자려파기%가법수승법기
在基于FPGA的对称型FIR数字滤波器设计中,为了提高速度和运行效率,提出了使用线性相位结构和加法树乘法器的方法,并利用Altera公司的FPGA开发软件QuartusⅡ进行仿真实现.实验结果表明,该方法和传统的移位相加乘法器和直接结构的FIR滤波器相比,这种方式在性能上有着明显的优势,具有使用逻辑单元少,执行效率高的特点.可以在以后的设计中作为子模块使用.
在基于FPGA的對稱型FIR數字濾波器設計中,為瞭提高速度和運行效率,提齣瞭使用線性相位結構和加法樹乘法器的方法,併利用Altera公司的FPGA開髮軟件QuartusⅡ進行倣真實現.實驗結果錶明,該方法和傳統的移位相加乘法器和直接結構的FIR濾波器相比,這種方式在性能上有著明顯的優勢,具有使用邏輯單元少,執行效率高的特點.可以在以後的設計中作為子模塊使用.
재기우FPGA적대칭형FIR수자려파기설계중,위료제고속도화운행효솔,제출료사용선성상위결구화가법수승법기적방법,병이용Altera공사적FPGA개발연건QuartusⅡ진행방진실현.실험결과표명,해방법화전통적이위상가승법기화직접결구적FIR려파기상비,저충방식재성능상유착명현적우세,구유사용라집단원소,집행효솔고적특점.가이재이후적설계중작위자모괴사용.