计算机研究与发展
計算機研究與髮展
계산궤연구여발전
JOURNAL OF COMPUTER RESEARCH AND DEVELOPMENT
2012年
3期
669-678
,共10页
彭瑶%杨银堂%朱樟明%周端
彭瑤%楊銀堂%硃樟明%週耑
팽요%양은당%주장명%주단
高速低功耗%准延时无关%FIFO%同步转异步%全局异步局部同步
高速低功耗%準延時無關%FIFO%同步轉異步%全跼異步跼部同步
고속저공모%준연시무관%FIFO%동보전이보%전국이보국부동보
针对传统片上系统设计同步时钟引起的功耗大、IP核可重用性差等缺点,提出一种可用于多核片上系统和片上网络的快速延时无关同异步转换接口电路.接口由采用门限门的环形FIFO实现,移除了同步时钟,实现了数据从同步时钟模块到异步模块的高速传输,支持多种数据传输协议并保证数据在传输中延时无关.基于0.18μm标准CMOS工艺的Spice模型,对3级环形FIFO所构成的传输接口电路进行了仿真,传输接口的延时为613ps,每响应一个传输请求的平均能耗为3.05pJ/req,可满足多核片上系统和片上网络芯片速度高、功耗低、鲁棒性强和重用性好的设计要求.
針對傳統片上繫統設計同步時鐘引起的功耗大、IP覈可重用性差等缺點,提齣一種可用于多覈片上繫統和片上網絡的快速延時無關同異步轉換接口電路.接口由採用門限門的環形FIFO實現,移除瞭同步時鐘,實現瞭數據從同步時鐘模塊到異步模塊的高速傳輸,支持多種數據傳輸協議併保證數據在傳輸中延時無關.基于0.18μm標準CMOS工藝的Spice模型,對3級環形FIFO所構成的傳輸接口電路進行瞭倣真,傳輸接口的延時為613ps,每響應一箇傳輸請求的平均能耗為3.05pJ/req,可滿足多覈片上繫統和片上網絡芯片速度高、功耗低、魯棒性彊和重用性好的設計要求.
침대전통편상계통설계동보시종인기적공모대、IP핵가중용성차등결점,제출일충가용우다핵편상계통화편상망락적쾌속연시무관동이보전환접구전로.접구유채용문한문적배형FIFO실현,이제료동보시종,실현료수거종동보시종모괴도이보모괴적고속전수,지지다충수거전수협의병보증수거재전수중연시무관.기우0.18μm표준CMOS공예적Spice모형,대3급배형FIFO소구성적전수접구전로진행료방진,전수접구적연시위613ps,매향응일개전수청구적평균능모위3.05pJ/req,가만족다핵편상계통화편상망락심편속도고、공모저、로봉성강화중용성호적설계요구.