无线电通信技术
無線電通信技術
무선전통신기술
RADIO COMMUNICATIONS TECHNOLOGY
2011年
6期
40-42,49
,共4页
数字射频存储器%相位量化ADC%比较器
數字射頻存儲器%相位量化ADC%比較器
수자사빈존저기%상위양화ADC%비교기
digital radio frequency memory%phase quantization ADC%comparator
针对数字射频存储器(DRFM)量化方式的差异、优势和不同的应用范围,介绍相位量化模数转换器(ADC)的系统架构,提出相位量化ADC主要电路模块的一种实现方案,比较了该方案与传统方式的区别,并基于0.13pm互补型金属氧化物半导体场效应晶体管(CMOS)工艺模型进行仿真,仿真结果表明该芯片可在1.2GHz时钟速率下完成采样、量化,瞬时带宽可达250MHz,具有+0.2LSB的相位精度。
針對數字射頻存儲器(DRFM)量化方式的差異、優勢和不同的應用範圍,介紹相位量化模數轉換器(ADC)的繫統架構,提齣相位量化ADC主要電路模塊的一種實現方案,比較瞭該方案與傳統方式的區彆,併基于0.13pm互補型金屬氧化物半導體場效應晶體管(CMOS)工藝模型進行倣真,倣真結果錶明該芯片可在1.2GHz時鐘速率下完成採樣、量化,瞬時帶寬可達250MHz,具有+0.2LSB的相位精度。
침대수자사빈존저기(DRFM)양화방식적차이、우세화불동적응용범위,개소상위양화모수전환기(ADC)적계통가구,제출상위양화ADC주요전로모괴적일충실현방안,비교료해방안여전통방식적구별,병기우0.13pm호보형금속양화물반도체장효응정체관(CMOS)공예모형진행방진,방진결과표명해심편가재1.2GHz시종속솔하완성채양、양화,순시대관가체250MHz,구유+0.2LSB적상위정도。
The paper discusses and analyzes the difference between and the advantages of the various quantization modes of digital radio frequency memory (DRFM), and introduces the architecture of a 4-bit phase quantization ADC. An implementation scheme of the main circuit modules of phase quantization ADC is presented and compared with the traditional method. Based on 0.13 um CMOS technology, the simulation indicates that this circuit can accomplish sampling and quantization at 1.2 GHz clock rate, the IBW is 250MHz, the phase accuracy is 0. 2LSB.