微电子学
微電子學
미전자학
MICROELECTRONICS
2002年
5期
369-373
,共5页
温小勇%葛元庆%吴行军%周润德
溫小勇%葛元慶%吳行軍%週潤德
온소용%갈원경%오행군%주윤덕
地址总线%低功耗%编码%CPU卡%IP核
地阯總線%低功耗%編碼%CPU卡%IP覈
지지총선%저공모%편마%CPU잡%IP핵
地址总线的功耗是整个CPU卡电路系统功耗的重要来源.降低地址总线上的翻转率可以有效降低整个系统的功耗.文章在分析CMOS电路功耗和几种总线编码的基础上,提出了一种改进的T0-BI编码,并将此种编码应用于CPU卡用芯片的设计.结果表明,采用此种编码可以有效地降低CPU卡电路的功耗.
地阯總線的功耗是整箇CPU卡電路繫統功耗的重要來源.降低地阯總線上的翻轉率可以有效降低整箇繫統的功耗.文章在分析CMOS電路功耗和幾種總線編碼的基礎上,提齣瞭一種改進的T0-BI編碼,併將此種編碼應用于CPU卡用芯片的設計.結果錶明,採用此種編碼可以有效地降低CPU卡電路的功耗.
지지총선적공모시정개CPU잡전로계통공모적중요래원.강저지지총선상적번전솔가이유효강저정개계통적공모.문장재분석CMOS전로공모화궤충총선편마적기출상,제출료일충개진적T0-BI편마,병장차충편마응용우CPU잡용심편적설계.결과표명,채용차충편마가이유효지강저CPU잡전로적공모.