微电子学
微電子學
미전자학
MICROELECTRONICS
2005年
1期
59-62
,共4页
单电子晶体管%双栅极SET%比较器%SPICE%宏模型
單電子晶體管%雙柵極SET%比較器%SPICE%宏模型
단전자정체관%쌍책겁SET%비교기%SPICE%굉모형
基于多输入单电子晶体管(SET)的Ⅰ-Ⅴ特性和CMOS数字电路的设计思想,提出了一种由18个互补型SET和1个双栅极SET构成的1位比较器电路结构.该比较器优点为:利用一个双栅极SET的固有特性,使异或逻辑块得到了简化,减少了晶体管的数目;电压兼容性好,输入和输出高低电平都接近0.02 V和0 V;静态总功耗低(6.42 pW).仿真结果验证了电路的正确性.
基于多輸入單電子晶體管(SET)的Ⅰ-Ⅴ特性和CMOS數字電路的設計思想,提齣瞭一種由18箇互補型SET和1箇雙柵極SET構成的1位比較器電路結構.該比較器優點為:利用一箇雙柵極SET的固有特性,使異或邏輯塊得到瞭簡化,減少瞭晶體管的數目;電壓兼容性好,輸入和輸齣高低電平都接近0.02 V和0 V;靜態總功耗低(6.42 pW).倣真結果驗證瞭電路的正確性.
기우다수입단전자정체관(SET)적Ⅰ-Ⅴ특성화CMOS수자전로적설계사상,제출료일충유18개호보형SET화1개쌍책겁SET구성적1위비교기전로결구.해비교기우점위:이용일개쌍책겁SET적고유특성,사이혹라집괴득도료간화,감소료정체관적수목;전압겸용성호,수입화수출고저전평도접근0.02 V화0 V;정태총공모저(6.42 pW).방진결과험증료전로적정학성.