信号处理
信號處理
신호처리
SIGNAL PROCESSING
2009年
4期
526-531
,共6页
后验概率算法(APP)%模拟概率译码器%网格码%Turbo码%LDPC码
後驗概率算法(APP)%模擬概率譯碼器%網格碼%Turbo碼%LDPC碼
후험개솔산법(APP)%모의개솔역마기%망격마%Turbo마%LDPC마
基于后验概率算法,采用CMOS工艺,通过晶体管级的模拟电路设计,构造了完整的(5,2,3)网格码模拟概率译码器.详细分析了部分单元电路的工作原理,并给出了模拟译码器的译码性能.当信噪比大于4.8dB时,对于950KHz的输入信号,输出没有错误.当输入信号为6MHz时,误码率约为10-4,工作速度最大可达20MHz.在5V工作条件下,译码器功耗为2.957mW.模拟结果表明,在速度一定的条件下,与采用数字电路实现的译码器相比,该模拟译码器在功耗和芯片面积上至少减少了一个数量级.该文的设计方法也适用于设计Turbo码、LDPC码等的模拟概率译码器,有望在功耗和芯片面积等方面得到良好的改善.
基于後驗概率算法,採用CMOS工藝,通過晶體管級的模擬電路設計,構造瞭完整的(5,2,3)網格碼模擬概率譯碼器.詳細分析瞭部分單元電路的工作原理,併給齣瞭模擬譯碼器的譯碼性能.噹信譟比大于4.8dB時,對于950KHz的輸入信號,輸齣沒有錯誤.噹輸入信號為6MHz時,誤碼率約為10-4,工作速度最大可達20MHz.在5V工作條件下,譯碼器功耗為2.957mW.模擬結果錶明,在速度一定的條件下,與採用數字電路實現的譯碼器相比,該模擬譯碼器在功耗和芯片麵積上至少減少瞭一箇數量級.該文的設計方法也適用于設計Turbo碼、LDPC碼等的模擬概率譯碼器,有望在功耗和芯片麵積等方麵得到良好的改善.
기우후험개솔산법,채용CMOS공예,통과정체관급적모의전로설계,구조료완정적(5,2,3)망격마모의개솔역마기.상세분석료부분단원전로적공작원리,병급출료모의역마기적역마성능.당신조비대우4.8dB시,대우950KHz적수입신호,수출몰유착오.당수입신호위6MHz시,오마솔약위10-4,공작속도최대가체20MHz.재5V공작조건하,역마기공모위2.957mW.모의결과표명,재속도일정적조건하,여채용수자전로실현적역마기상비,해모의역마기재공모화심편면적상지소감소료일개수량급.해문적설계방법야괄용우설계Turbo마、LDPC마등적모의개솔역마기,유망재공모화심편면적등방면득도량호적개선.