计算机测量与控制
計算機測量與控製
계산궤측량여공제
COMPUTER MEASUREMENT & CONTROL
2010年
10期
2213-2214,2218
,共3页
陈圣俭%王晋阳%宋克岭%周浔%徐磊
陳聖儉%王晉暘%宋剋嶺%週潯%徐磊
진골검%왕진양%송극령%주심%서뢰
混合电路%边界扫描%BIT%故障检测
混閤電路%邊界掃描%BIT%故障檢測
혼합전로%변계소묘%BIT%고장검측
当今电子系统多由模数混合电路组成,随着电子技术的飞速发展,混合电路系统的集成度不断增加,其检测问题一直是测试领域的一个难点;针对混合电路系统的测试特点,以IEEE1149.4标准为研究基础,对某系统控制盒电路进行基于边界扫描的BIT(Builit-in Test机内测试)测试性设计和改造,并将改进后的被测系统进行测试性验证;实验结果表明,该电路系统通过74BCT8373与STA400边界扫描芯片的置换和置人,能够实现混合电路的互连测试与参数测试,且测量迅速,故障定位准确,可以有效提高电路系统的测试性.
噹今電子繫統多由模數混閤電路組成,隨著電子技術的飛速髮展,混閤電路繫統的集成度不斷增加,其檢測問題一直是測試領域的一箇難點;針對混閤電路繫統的測試特點,以IEEE1149.4標準為研究基礎,對某繫統控製盒電路進行基于邊界掃描的BIT(Builit-in Test機內測試)測試性設計和改造,併將改進後的被測繫統進行測試性驗證;實驗結果錶明,該電路繫統通過74BCT8373與STA400邊界掃描芯片的置換和置人,能夠實現混閤電路的互連測試與參數測試,且測量迅速,故障定位準確,可以有效提高電路繫統的測試性.
당금전자계통다유모수혼합전로조성,수착전자기술적비속발전,혼합전로계통적집성도불단증가,기검측문제일직시측시영역적일개난점;침대혼합전로계통적측시특점,이IEEE1149.4표준위연구기출,대모계통공제합전로진행기우변계소묘적BIT(Builit-in Test궤내측시)측시성설계화개조,병장개진후적피측계통진행측시성험증;실험결과표명,해전로계통통과74BCT8373여STA400변계소묘심편적치환화치인,능구실현혼합전로적호련측시여삼수측시,차측량신속,고장정위준학,가이유효제고전로계통적측시성.