西安邮电学院学报
西安郵電學院學報
서안유전학원학보
JOURNAL OF XI’AN INSTITUTE OF POSTS AND TELECOMMUNICATIONS
2011年
3期
30-33
,共4页
平方根升余弦滤波器%CSD编码%分布式算法%FPGA
平方根升餘絃濾波器%CSD編碼%分佈式算法%FPGA
평방근승여현려파기%CSD편마%분포식산법%FPGA
为了提高平方根升余弦滤波器的性能,采用FPGA技术,基于CSD编码和分布式计算两种算法,分别提出相应的硬件电路设计,并在QuartusⅡ综合器中进行综合.结果显示采用分布式计算算法实现的平方根升余弦滤波器性能优于CSD编码方式.
為瞭提高平方根升餘絃濾波器的性能,採用FPGA技術,基于CSD編碼和分佈式計算兩種算法,分彆提齣相應的硬件電路設計,併在QuartusⅡ綜閤器中進行綜閤.結果顯示採用分佈式計算算法實現的平方根升餘絃濾波器性能優于CSD編碼方式.
위료제고평방근승여현려파기적성능,채용FPGA기술,기우CSD편마화분포식계산량충산법,분별제출상응적경건전로설계,병재QuartusⅡ종합기중진행종합.결과현시채용분포식계산산법실현적평방근승여현려파기성능우우CSD편마방식.