微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2007年
23期
209-211
,共3页
可进化IP核%3DES%FPGA%有限状态机
可進化IP覈%3DES%FPGA%有限狀態機
가진화IP핵%3DES%FPGA%유한상태궤
介绍了3DES数据加密算法(DDA)的原理,针对利用FPCA硬件实现3DES算法,给出了一种可进化IP核的具体设计思想,采用可重构电路节省器件内部资源,并采用有限状态机设计技术从而实现数据高速安全传输.本设计是在ALTERA公司的Quartus Ⅱ环境下实现的,并成功下栽到支持电路部分重构的Xilinx Virtex Ⅱ系列器件中的XC2V1500芯片中.
介紹瞭3DES數據加密算法(DDA)的原理,針對利用FPCA硬件實現3DES算法,給齣瞭一種可進化IP覈的具體設計思想,採用可重構電路節省器件內部資源,併採用有限狀態機設計技術從而實現數據高速安全傳輸.本設計是在ALTERA公司的Quartus Ⅱ環境下實現的,併成功下栽到支持電路部分重構的Xilinx Virtex Ⅱ繫列器件中的XC2V1500芯片中.
개소료3DES수거가밀산법(DDA)적원리,침대이용FPCA경건실현3DES산법,급출료일충가진화IP핵적구체설계사상,채용가중구전로절성기건내부자원,병채용유한상태궤설계기술종이실현수거고속안전전수.본설계시재ALTERA공사적Quartus Ⅱ배경하실현적,병성공하재도지지전로부분중구적Xilinx Virtex Ⅱ계렬기건중적XC2V1500심편중.