中国有线电视
中國有線電視
중국유선전시
CHINA CABLE TELEVISION
2006年
7期
673-675
,共3页
三角矩阵%求矩阵逆%FPGA
三角矩陣%求矩陣逆%FPGA
삼각구진%구구진역%FPGA
通过对上三角矩阵求逆算法的研究,提出一种优化的适合FPGA实现的并行求逆的结构,并运用Verilog硬件描述语言对其建模,通过硬件仿真工具QuartusII对其进行编译仿真,仿真结果表明,改进的并行结构能够在n个时钟周期内完成n阶上三角矩阵的求逆.
通過對上三角矩陣求逆算法的研究,提齣一種優化的適閤FPGA實現的併行求逆的結構,併運用Verilog硬件描述語言對其建模,通過硬件倣真工具QuartusII對其進行編譯倣真,倣真結果錶明,改進的併行結構能夠在n箇時鐘週期內完成n階上三角矩陣的求逆.
통과대상삼각구진구역산법적연구,제출일충우화적괄합FPGA실현적병행구역적결구,병운용Verilog경건묘술어언대기건모,통과경건방진공구QuartusII대기진행편역방진,방진결과표명,개진적병행결구능구재n개시종주기내완성n계상삼각구진적구역.