系统工程与电子技术
繫統工程與電子技術
계통공정여전자기술
SYSTEMS ENGINEERING AND ELECTRONICS
2003年
4期
505-508,516
,共5页
线驱动器%码间干扰%均衡器%发接器
線驅動器%碼間榦擾%均衡器%髮接器
선구동기%마간간우%균형기%발접기
采用片上阻抗匹配技术和接收端片上可编程均衡技术,设计了用于数据率为2.5Gbps发接器系统的接口电路--发送端的线驱动器和接收端的均衡器电路.基于UMC 0.18 μ m标准CMOS工艺模型,用CadenceSpectreS仿真器仿真了电路.电路在0℃~125℃范围内,3种工艺角和电源电压变化±10%的条件下能够正确地工作.在1.8V单电源电压下,电路的总功耗为70mW.
採用片上阻抗匹配技術和接收耑片上可編程均衡技術,設計瞭用于數據率為2.5Gbps髮接器繫統的接口電路--髮送耑的線驅動器和接收耑的均衡器電路.基于UMC 0.18 μ m標準CMOS工藝模型,用CadenceSpectreS倣真器倣真瞭電路.電路在0℃~125℃範圍內,3種工藝角和電源電壓變化±10%的條件下能夠正確地工作.在1.8V單電源電壓下,電路的總功耗為70mW.
채용편상조항필배기술화접수단편상가편정균형기술,설계료용우수거솔위2.5Gbps발접기계통적접구전로--발송단적선구동기화접수단적균형기전로.기우UMC 0.18 μ m표준CMOS공예모형,용CadenceSpectreS방진기방진료전로.전로재0℃~125℃범위내,3충공예각화전원전압변화±10%적조건하능구정학지공작.재1.8V단전원전압하,전로적총공모위70mW.