电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2010年
9期
63-66
,共4页
汪廷华%夏斌%杨文璐%秦振华
汪廷華%夏斌%楊文璐%秦振華
왕정화%하빈%양문로%진진화
μC/GUI%TFT LCD IP%SOPC%移植%NiosⅡ
μC/GUI%TFT LCD IP%SOPC%移植%NiosⅡ
μC/GUI%TFT LCD IP%SOPC%이식%NiosⅡ
为了使便携式心电监护仪具有友好的人机交互和方便的显示,移植了一个GUI界面系统.以DE2-70配套开发板为验证平台,TFT LCD IP核是在Quartus Ⅱ 9.0软件平台下,使用Verilog在FPGA上用硬件逻辑电路进行设计.该IP核是利用QuartusⅡ开发和其集成的SOPC Builder系统开发工具而设计的.μC/GUI则是在配套开发软件Nios Ⅱ IDE中进行移植实现.实验结果表明,μC/GUI界面系统成功运行在开发板上,可实现窗口管理、在指定位置显示文字和显示图片等功能.
為瞭使便攜式心電鑑護儀具有友好的人機交互和方便的顯示,移植瞭一箇GUI界麵繫統.以DE2-70配套開髮闆為驗證平檯,TFT LCD IP覈是在Quartus Ⅱ 9.0軟件平檯下,使用Verilog在FPGA上用硬件邏輯電路進行設計.該IP覈是利用QuartusⅡ開髮和其集成的SOPC Builder繫統開髮工具而設計的.μC/GUI則是在配套開髮軟件Nios Ⅱ IDE中進行移植實現.實驗結果錶明,μC/GUI界麵繫統成功運行在開髮闆上,可實現窗口管理、在指定位置顯示文字和顯示圖片等功能.
위료사편휴식심전감호의구유우호적인궤교호화방편적현시,이식료일개GUI계면계통.이DE2-70배투개발판위험증평태,TFT LCD IP핵시재Quartus Ⅱ 9.0연건평태하,사용Verilog재FPGA상용경건라집전로진행설계.해IP핵시이용QuartusⅡ개발화기집성적SOPC Builder계통개발공구이설계적.μC/GUI칙시재배투개발연건Nios Ⅱ IDE중진행이식실현.실험결과표명,μC/GUI계면계통성공운행재개발판상,가실현창구관리、재지정위치현시문자화현시도편등공능.