微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2010年
32期
114-116,109
,共4页
肖春华%黄樟钦%侯义斌%李达%霍思佳
肖春華%黃樟欽%侯義斌%李達%霍思佳
초춘화%황장흠%후의빈%리체%곽사가
DTW%FPGA%语音识别%IP核
DTW%FPGA%語音識彆%IP覈
DTW%FPGA%어음식별%IP핵
结合小码本孤立词语音识别系统对性能的要求,提出了动态时间规正(Dynamic Time Warping,DTW)算法的硬件实现方案.详细描述了该算法的原理及硬件实现时的各个子模块设计,以VHDL为设计语言,在ISE、Modelsim软件下完成综合仿真,并在基于Xilinx-Spartan3-500E FPGA的硬件平台上实现设计.采用区域约束、除法化解、资源共享等技术进行优化.实验证明在减少计算量、缩短运算时间和减少系统处理器开销的条件下,该方法仍能保证匹配正确率,提高系统性能.
結閤小碼本孤立詞語音識彆繫統對性能的要求,提齣瞭動態時間規正(Dynamic Time Warping,DTW)算法的硬件實現方案.詳細描述瞭該算法的原理及硬件實現時的各箇子模塊設計,以VHDL為設計語言,在ISE、Modelsim軟件下完成綜閤倣真,併在基于Xilinx-Spartan3-500E FPGA的硬件平檯上實現設計.採用區域約束、除法化解、資源共享等技術進行優化.實驗證明在減少計算量、縮短運算時間和減少繫統處理器開銷的條件下,該方法仍能保證匹配正確率,提高繫統性能.
결합소마본고립사어음식별계통대성능적요구,제출료동태시간규정(Dynamic Time Warping,DTW)산법적경건실현방안.상세묘술료해산법적원리급경건실현시적각개자모괴설계,이VHDL위설계어언,재ISE、Modelsim연건하완성종합방진,병재기우Xilinx-Spartan3-500E FPGA적경건평태상실현설계.채용구역약속、제법화해、자원공향등기술진행우화.실험증명재감소계산량、축단운산시간화감소계통처리기개소적조건하,해방법잉능보증필배정학솔,제고계통성능.