电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2011年
7期
65-67,74
,共4页
徐建博%戴紫彬%李伟%苏阳
徐建博%戴紫彬%李偉%囌暘
서건박%대자빈%리위%소양
抽取%插入%可重构%控制信息生成
抽取%插入%可重構%控製信息生成
추취%삽입%가중구%공제신식생성
研究了抽取与插入单元的基本原理,提出了一种可重构的抽取与插入硬件电路,并对核心模块控制信息生成电路进行了深入研究.可重构硬件电路通过配置能够灵活高效地实现32 bit、64bit、128 bit、256 bit等位宽抽取与插入操作.该设计在Altera公司的FPGA上进行了功能验证,并在Synopsys公司的Design Compiler上进行了逻辑综合、优化.结果表明,在CMOS 0.13μm工艺下,可重构移位单元硬件架构核心频率可以达到350 MHz.
研究瞭抽取與插入單元的基本原理,提齣瞭一種可重構的抽取與插入硬件電路,併對覈心模塊控製信息生成電路進行瞭深入研究.可重構硬件電路通過配置能夠靈活高效地實現32 bit、64bit、128 bit、256 bit等位寬抽取與插入操作.該設計在Altera公司的FPGA上進行瞭功能驗證,併在Synopsys公司的Design Compiler上進行瞭邏輯綜閤、優化.結果錶明,在CMOS 0.13μm工藝下,可重構移位單元硬件架構覈心頻率可以達到350 MHz.
연구료추취여삽입단원적기본원리,제출료일충가중구적추취여삽입경건전로,병대핵심모괴공제신식생성전로진행료심입연구.가중구경건전로통과배치능구령활고효지실현32 bit、64bit、128 bit、256 bit등위관추취여삽입조작.해설계재Altera공사적FPGA상진행료공능험증,병재Synopsys공사적Design Compiler상진행료라집종합、우화.결과표명,재CMOS 0.13μm공예하,가중구이위단원경건가구핵심빈솔가이체도350 MHz.