半导体技术
半導體技術
반도체기술
SEMICONDUCTOR TECHNOLOGY
2010年
11期
1116-1121
,共6页
王仁平%何明华%陈传东%戴惠明%黄扬国
王仁平%何明華%陳傳東%戴惠明%黃颺國
왕인평%하명화%진전동%대혜명%황양국
多米诺动态逻辑%时钟延时多米诺%对数加法器%点操作%Kogge-Stone树
多米諾動態邏輯%時鐘延時多米諾%對數加法器%點操作%Kogge-Stone樹
다미낙동태라집%시종연시다미낙%대수가법기%점조작%Kogge-Stone수
设计一个应用于高性能微处理器的快速64位超前进位对数加法器.通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来设计和优化电路.该加法器采用SMIC 0.18 μm CMOS工艺实现,在最坏情况下完成一次加法运算时间为486.1 ps,与相同工艺和相同电路结构采用静态CMOS实现相比,大大减少了加法器各级门的延迟时间,取得良好的电路性能.
設計一箇應用于高性能微處理器的快速64位超前進位對數加法器.通過分析超前進位對數加法器原理,提齣瞭改進四進製Kogge-Stone樹算法的64位超前進位對數加法器結構,併結閤使用多米諾動態邏輯、時鐘延遲多米諾邏輯和傳輸門邏輯等技術來設計和優化電路.該加法器採用SMIC 0.18 μm CMOS工藝實現,在最壞情況下完成一次加法運算時間為486.1 ps,與相同工藝和相同電路結構採用靜態CMOS實現相比,大大減少瞭加法器各級門的延遲時間,取得良好的電路性能.
설계일개응용우고성능미처리기적쾌속64위초전진위대수가법기.통과분석초전진위대수가법기원리,제출료개진사진제Kogge-Stone수산법적64위초전진위대수가법기결구,병결합사용다미낙동태라집、시종연지다미낙라집화전수문라집등기술래설계화우화전로.해가법기채용SMIC 0.18 μm CMOS공예실현,재최배정황하완성일차가법운산시간위486.1 ps,여상동공예화상동전로결구채용정태CMOS실현상비,대대감소료가법기각급문적연지시간,취득량호적전로성능.