微处理机
微處理機
미처리궤
MICROPROCESSORS
2010年
2期
10-12,15
,共4页
中值滤波%现场可编程逻辑门阵列%Verilog 硬件描述语言%数字图像处理%DE2开发板
中值濾波%現場可編程邏輯門陣列%Verilog 硬件描述語言%數字圖像處理%DE2開髮闆
중치려파%현장가편정라집문진렬%Verilog 경건묘술어언%수자도상처리%DE2개발판
针对传统中值滤波算法排序量大的缺点,详细研究了一种改进的中值滤波算法,对一个n×n的滤波窗口,先对每一列升排序,再对每一行升排序,最后取对角线上像素中值作为滤波结果.用Verilog硬件描述语言实现改进的中值滤波算法,并在Modelsim6.5a中通过时序仿真,最终在Altera DE2开发板上验证和实现.
針對傳統中值濾波算法排序量大的缺點,詳細研究瞭一種改進的中值濾波算法,對一箇n×n的濾波窗口,先對每一列升排序,再對每一行升排序,最後取對角線上像素中值作為濾波結果.用Verilog硬件描述語言實現改進的中值濾波算法,併在Modelsim6.5a中通過時序倣真,最終在Altera DE2開髮闆上驗證和實現.
침대전통중치려파산법배서량대적결점,상세연구료일충개진적중치려파산법,대일개n×n적려파창구,선대매일렬승배서,재대매일행승배서,최후취대각선상상소중치작위려파결과.용Verilog경건묘술어언실현개진적중치려파산법,병재Modelsim6.5a중통과시서방진,최종재Altera DE2개발판상험증화실현.