微电子学
微電子學
미전자학
MICROELECTRONICS
2012年
1期
9-12
,共4页
杨骁%齐骋%黄炜炜%凌朝东
楊驍%齊騁%黃煒煒%凌朝東
양효%제빙%황위위%릉조동
dB线性增益%数字控制可变增益放大器%DC失调消除
dB線性增益%數字控製可變增益放大器%DC失調消除
dB선성증익%수자공제가변증익방대기%DC실조소제
设计了一种dB线性增益的数字控制可变增益放大器.以二极管做负载的全差分输入共源极放大器为原型,通过同时同比例地改变输入输出晶体管尺寸比和偏置电流比来控制增益变化,使输入输出晶体管的电流密度保持一恒定值,提高了电路在低增益时的线性度.电路采用NEC 0.35 μm CMOS标准工艺库进行设计.仿真结果表明,dB线性增益范围为-11.85 dB到11.64 dB,增益误差小于0.5 dB.增益为-11.85 dB时,其1-dB压缩点达到8.35 dBm,-3 dB增益带宽大于62 MHz,并且随设定的增益值在62 MHz和240 MHz之间变化.
設計瞭一種dB線性增益的數字控製可變增益放大器.以二極管做負載的全差分輸入共源極放大器為原型,通過同時同比例地改變輸入輸齣晶體管呎吋比和偏置電流比來控製增益變化,使輸入輸齣晶體管的電流密度保持一恆定值,提高瞭電路在低增益時的線性度.電路採用NEC 0.35 μm CMOS標準工藝庫進行設計.倣真結果錶明,dB線性增益範圍為-11.85 dB到11.64 dB,增益誤差小于0.5 dB.增益為-11.85 dB時,其1-dB壓縮點達到8.35 dBm,-3 dB增益帶寬大于62 MHz,併且隨設定的增益值在62 MHz和240 MHz之間變化.
설계료일충dB선성증익적수자공제가변증익방대기.이이겁관주부재적전차분수입공원겁방대기위원형,통과동시동비례지개변수입수출정체관척촌비화편치전류비래공제증익변화,사수입수출정체관적전류밀도보지일항정치,제고료전로재저증익시적선성도.전로채용NEC 0.35 μm CMOS표준공예고진행설계.방진결과표명,dB선성증익범위위-11.85 dB도11.64 dB,증익오차소우0.5 dB.증익위-11.85 dB시,기1-dB압축점체도8.35 dBm,-3 dB증익대관대우62 MHz,병차수설정적증익치재62 MHz화240 MHz지간변화.