西安邮电学院学报
西安郵電學院學報
서안유전학원학보
JOURNAL OF XI’AN INSTITUTE OF POSTS AND TELECOMMUNICATIONS
2011年
1期
98-102
,共5页
模数转换器%现场可编程逻辑器件%SignalTapⅡ%MATLAB
模數轉換器%現場可編程邏輯器件%SignalTapⅡ%MATLAB
모수전환기%현장가편정라집기건%SignalTapⅡ%MATLAB
以 Altera公司的现场可编程逻辑器件EP1C6Q240C8和多通道高精度模数转换器AD7934为例,设计实际的FPGA+A/D数据采集硬件平台.通过分析AD7934的读写时序关系,借助Verilog HDL语言编写采集程序,在QuartusⅡ平台上利用SignalTapⅡ逻辑分析仪抓取数据,然后导入MATLAB分析处理,进行数据的验证.实验结果表明,硬件方案合理,软件设计得当,达到了预期结果.该设计方案已在某专用频谱监测设备中成功应用,可为监测、测向和定位接收机的数字处理模块提供设计参考.
以 Altera公司的現場可編程邏輯器件EP1C6Q240C8和多通道高精度模數轉換器AD7934為例,設計實際的FPGA+A/D數據採集硬件平檯.通過分析AD7934的讀寫時序關繫,藉助Verilog HDL語言編寫採集程序,在QuartusⅡ平檯上利用SignalTapⅡ邏輯分析儀抓取數據,然後導入MATLAB分析處理,進行數據的驗證.實驗結果錶明,硬件方案閤理,軟件設計得噹,達到瞭預期結果.該設計方案已在某專用頻譜鑑測設備中成功應用,可為鑑測、測嚮和定位接收機的數字處理模塊提供設計參攷.
이 Altera공사적현장가편정라집기건EP1C6Q240C8화다통도고정도모수전환기AD7934위례,설계실제적FPGA+A/D수거채집경건평태.통과분석AD7934적독사시서관계,차조Verilog HDL어언편사채집정서,재QuartusⅡ평태상이용SignalTapⅡ라집분석의조취수거,연후도입MATLAB분석처리,진행수거적험증.실험결과표명,경건방안합리,연건설계득당,체도료예기결과.해설계방안이재모전용빈보감측설비중성공응용,가위감측、측향화정위접수궤적수자처리모괴제공설계삼고.