微电子学
微電子學
미전자학
MICROELECTRONICS
2012年
5期
672-675
,共4页
全加器%传输门%传输晶体管%数字信号处理
全加器%傳輸門%傳輸晶體管%數字信號處理
전가기%전수문%전수정체관%수자신호처리
在充分研究现有典型全加器结构的基础上,提出了一种结合传输管逻辑和传输门逻辑特点的新型全加器.该全加器采用对称的XOR/XNOR结构,减少了电路延迟,降低了功耗.基于0.18 μm CMOS工艺,采用HSPICE对电路进行仿真.结果表明,与典型结构全加器相比,提出的全加器在电路功耗和延迟功耗积(PDP)方面的改进分别为22%和27%.
在充分研究現有典型全加器結構的基礎上,提齣瞭一種結閤傳輸管邏輯和傳輸門邏輯特點的新型全加器.該全加器採用對稱的XOR/XNOR結構,減少瞭電路延遲,降低瞭功耗.基于0.18 μm CMOS工藝,採用HSPICE對電路進行倣真.結果錶明,與典型結構全加器相比,提齣的全加器在電路功耗和延遲功耗積(PDP)方麵的改進分彆為22%和27%.
재충분연구현유전형전가기결구적기출상,제출료일충결합전수관라집화전수문라집특점적신형전가기.해전가기채용대칭적XOR/XNOR결구,감소료전로연지,강저료공모.기우0.18 μm CMOS공예,채용HSPICE대전로진행방진.결과표명,여전형결구전가기상비,제출적전가기재전로공모화연지공모적(PDP)방면적개진분별위22%화27%.