实验室科学
實驗室科學
실험실과학
LABORATORY SCIENCE
2011年
5期
97-99,103
,共4页
VHDL%数字电路%电子技术
VHDL%數字電路%電子技術
VHDL%수자전로%전자기술
随着数字电子技术的发展,传统的数字电路设计方法已不能满足现代数字集成电路系统设计要求,借助硬件描述语言完成硬件设计成为电子设计的趋势.通过介绍VHDL硬件描述语言的基本结构、基本特点和设计流程,以全加器为例说明用VHDL语言设计数字逻辑电路的方法,并给出了仿真结果.结果表明,VHDL对数字电路的硬件描述能力强,在设计上非常有效,是数字电路教学中全新的理论联系实际的方法和培养学生实际动手能力的有效工具.
隨著數字電子技術的髮展,傳統的數字電路設計方法已不能滿足現代數字集成電路繫統設計要求,藉助硬件描述語言完成硬件設計成為電子設計的趨勢.通過介紹VHDL硬件描述語言的基本結構、基本特點和設計流程,以全加器為例說明用VHDL語言設計數字邏輯電路的方法,併給齣瞭倣真結果.結果錶明,VHDL對數字電路的硬件描述能力彊,在設計上非常有效,是數字電路教學中全新的理論聯繫實際的方法和培養學生實際動手能力的有效工具.
수착수자전자기술적발전,전통적수자전로설계방법이불능만족현대수자집성전로계통설계요구,차조경건묘술어언완성경건설계성위전자설계적추세.통과개소VHDL경건묘술어언적기본결구、기본특점화설계류정,이전가기위례설명용VHDL어언설계수자라집전로적방법,병급출료방진결과.결과표명,VHDL대수자전로적경건묘술능력강,재설계상비상유효,시수자전로교학중전신적이론련계실제적방법화배양학생실제동수능력적유효공구.