中山大学学报(自然科学版)
中山大學學報(自然科學版)
중산대학학보(자연과학판)
ACTA SCIENTIARUM NATURALIUM UNIVERSITATIS SUNYATSENI
2010年
2期
8-12
,共5页
场发射平板显示器(FED)%视频信号处理%DSP(数字信号处理器)%FPGA(现场可编程门阵列)
場髮射平闆顯示器(FED)%視頻信號處理%DSP(數字信號處理器)%FPGA(現場可編程門陣列)
장발사평판현시기(FED)%시빈신호처리%DSP(수자신호처리기)%FPGA(현장가편정문진렬)
field emission display%video signal processing%DSP%FPGA.
数字视频信号处理涉及对高速实时视频信号的传输和处理,要求相关电路系统具有强大的数据处理能力.介绍一种以DSP和FPGA器件为核心构建的场发射平板显示器视频信号处理系统方案,并以TI公司的DSP芯片TMS320C6713和Xilinx公司的FPGA芯片XC3S200-PQ208来实现系统方案,在自主研制的4.5 inch(11.43 cm)160×120分辨率单色场发射平板显示样屏上得到了功能验证.所设计的视频信号处理电路方案把两种处理器的性能优势结合起来,具有微处理器嵌入式系统的优点,同时可实现并行算法结构,满足视频信号传输和处理的高速实时性要求.
數字視頻信號處理涉及對高速實時視頻信號的傳輸和處理,要求相關電路繫統具有彊大的數據處理能力.介紹一種以DSP和FPGA器件為覈心構建的場髮射平闆顯示器視頻信號處理繫統方案,併以TI公司的DSP芯片TMS320C6713和Xilinx公司的FPGA芯片XC3S200-PQ208來實現繫統方案,在自主研製的4.5 inch(11.43 cm)160×120分辨率單色場髮射平闆顯示樣屏上得到瞭功能驗證.所設計的視頻信號處理電路方案把兩種處理器的性能優勢結閤起來,具有微處理器嵌入式繫統的優點,同時可實現併行算法結構,滿足視頻信號傳輸和處理的高速實時性要求.
수자시빈신호처리섭급대고속실시시빈신호적전수화처리,요구상관전로계통구유강대적수거처리능력.개소일충이DSP화FPGA기건위핵심구건적장발사평판현시기시빈신호처리계통방안,병이TI공사적DSP심편TMS320C6713화Xilinx공사적FPGA심편XC3S200-PQ208래실현계통방안,재자주연제적4.5 inch(11.43 cm)160×120분변솔단색장발사평판현시양병상득도료공능험증.소설계적시빈신호처리전로방안파량충처리기적성능우세결합기래,구유미처리기감입식계통적우점,동시가실현병행산법결구,만족시빈신호전수화처리적고속실시성요구.
As digital video signal processing for display device requires high-speed transmission and real-time processing,the circuit system must give a powerful data-processing capacity.A scheme of video signal processing system for FED (Field Emission Display) which constructed by DSP of TMS320C6713 and FPGA of XC3S200-PQ208 is introduced.The circuit system combines the advantages of both DSP and FPGA,with a microprocessor embedded system function and parallel algorithm structure,and provides a good solution to the high-speed and real-time signal processing.