肇庆学院学报
肇慶學院學報
조경학원학보
JOURNAL OF ZHAOQING UNIVERSITY
2009年
5期
42-45
,共4页
可插接IP%软核%SOPC%Matlab/DSP%Builder
可插接IP%軟覈%SOPC%Matlab/DSP%Builder
가삽접IP%연핵%SOPC%Matlab/DSP%Builder
数字系统越来越复杂,但随着FPGA/CPLD的规模越来越大,使用IP核进行电子系统设计将是一个发展趋势.IP核的出现使得设计过程变得十分简单,用户甚至只需要将不同的模块连接起来,就可以实现一个完整的系统.用户可以在自己的FPGA设计中使用这些经过严格测试和优化过模块,减少设计和调试时间.降低开发成本,提高开发效率.
數字繫統越來越複雜,但隨著FPGA/CPLD的規模越來越大,使用IP覈進行電子繫統設計將是一箇髮展趨勢.IP覈的齣現使得設計過程變得十分簡單,用戶甚至隻需要將不同的模塊連接起來,就可以實現一箇完整的繫統.用戶可以在自己的FPGA設計中使用這些經過嚴格測試和優化過模塊,減少設計和調試時間.降低開髮成本,提高開髮效率.
수자계통월래월복잡,단수착FPGA/CPLD적규모월래월대,사용IP핵진행전자계통설계장시일개발전추세.IP핵적출현사득설계과정변득십분간단,용호심지지수요장불동적모괴련접기래,취가이실현일개완정적계통.용호가이재자기적FPGA설계중사용저사경과엄격측시화우화과모괴,감소설계화조시시간.강저개발성본,제고개발효솔.