计算机工程与设计
計算機工程與設計
계산궤공정여설계
COMPUTER ENGINEERING AND DESIGN
2011年
10期
3382-3385,3390
,共5页
全局流水%异构体系结构%现场可编程门阵列%多体问题%快速多极算法
全跼流水%異構體繫結構%現場可編程門陣列%多體問題%快速多極算法
전국류수%이구체계결구%현장가편정문진렬%다체문제%쾌속다겁산법
针对FPGA的全局流水进行了研究,采用CPU+FPGA的混合架构,论证了FPGA实现全局流水的优越性:使用FPGA进行全局流水可以在CPU处理过程中减少FPGA等待时间,提高FPGA的利用率;可以减少FPGA与CPU之间的通信量以及程序在CPU端的存储开销;可以均衡CPU负载,使得CPU有空闲时间处理其它任务.用N-Body的FMM算法作为例子,对优越性分别作了分析,并设计了实验方案,实验结果表明了FPGA实现全局流水的优越性.
針對FPGA的全跼流水進行瞭研究,採用CPU+FPGA的混閤架構,論證瞭FPGA實現全跼流水的優越性:使用FPGA進行全跼流水可以在CPU處理過程中減少FPGA等待時間,提高FPGA的利用率;可以減少FPGA與CPU之間的通信量以及程序在CPU耑的存儲開銷;可以均衡CPU負載,使得CPU有空閒時間處理其它任務.用N-Body的FMM算法作為例子,對優越性分彆作瞭分析,併設計瞭實驗方案,實驗結果錶明瞭FPGA實現全跼流水的優越性.
침대FPGA적전국류수진행료연구,채용CPU+FPGA적혼합가구,론증료FPGA실현전국류수적우월성:사용FPGA진행전국류수가이재CPU처리과정중감소FPGA등대시간,제고FPGA적이용솔;가이감소FPGA여CPU지간적통신량이급정서재CPU단적존저개소;가이균형CPU부재,사득CPU유공한시간처리기타임무.용N-Body적FMM산법작위례자,대우월성분별작료분석,병설계료실험방안,실험결과표명료FPGA실현전국류수적우월성.