计算机技术与发展
計算機技術與髮展
계산궤기술여발전
COMPUTER TECHNOLOGY AND DEVELOPMENT
2011年
7期
183-185,189
,共4页
RapidIO%IP核%验证平台%验证
RapidIO%IP覈%驗證平檯%驗證
RapidIO%IP핵%험증평태%험증
串行RapidIO是针对高性能嵌入式系统芯片间和板间互连而设计的,是未来十几年中嵌入式系统互连的最佳选择之一.在以RapidIO为接口的SOC设计中,对RapidlO IP核的验证是其基础.基于对RapidIO协议的理解,研究了RapidlOIP核功能验证的方法、验证平台的搭建以及验证侧试过程的实施,提出了虚拟平台验证与FPGA原型验证相结合的验证方法.该验证过程搭建了可靠的验证平台,为RapidlO IP核的可靠工作提供了保证.文中的研究工作,从验证思路和方法上对于类似设计的验证具有一定的参考价值.
串行RapidIO是針對高性能嵌入式繫統芯片間和闆間互連而設計的,是未來十幾年中嵌入式繫統互連的最佳選擇之一.在以RapidIO為接口的SOC設計中,對RapidlO IP覈的驗證是其基礎.基于對RapidIO協議的理解,研究瞭RapidlOIP覈功能驗證的方法、驗證平檯的搭建以及驗證側試過程的實施,提齣瞭虛擬平檯驗證與FPGA原型驗證相結閤的驗證方法.該驗證過程搭建瞭可靠的驗證平檯,為RapidlO IP覈的可靠工作提供瞭保證.文中的研究工作,從驗證思路和方法上對于類似設計的驗證具有一定的參攷價值.
천행RapidIO시침대고성능감입식계통심편간화판간호련이설계적,시미래십궤년중감입식계통호련적최가선택지일.재이RapidIO위접구적SOC설계중,대RapidlO IP핵적험증시기기출.기우대RapidIO협의적리해,연구료RapidlOIP핵공능험증적방법、험증평태적탑건이급험증측시과정적실시,제출료허의평태험증여FPGA원형험증상결합적험증방법.해험증과정탑건료가고적험증평태,위RapidlO IP핵적가고공작제공료보증.문중적연구공작,종험증사로화방법상대우유사설계적험증구유일정적삼고개치.