科技创业月刊
科技創業月刊
과기창업월간
PIONEERING WITH SCIENCE & TECHNOLOGY MONTHLY
2010年
8期
167-168
,共2页
NiosⅡ 处理器%数字存储示波器%信号调理%采样保持%触发
NiosⅡ 處理器%數字存儲示波器%信號調理%採樣保持%觸髮
NiosⅡ 처리기%수자존저시파기%신호조리%채양보지%촉발
以Altera DE1 FPGA为核心,设计一款实时采样方式和等效采样方式相结合的数字存储示波器.围绕Altera DE1开发板进行开发,由信号调理电路、采样保持电路、触发电路、等模块组成,实现模拟信号触发、量程和采样频率的自动调整,并高清晰显示波形,对模拟信号波形进行长期存储并能利用机内微处理器系统地对存储的信号做进一步的处理.
以Altera DE1 FPGA為覈心,設計一款實時採樣方式和等效採樣方式相結閤的數字存儲示波器.圍繞Altera DE1開髮闆進行開髮,由信號調理電路、採樣保持電路、觸髮電路、等模塊組成,實現模擬信號觸髮、量程和採樣頻率的自動調整,併高清晰顯示波形,對模擬信號波形進行長期存儲併能利用機內微處理器繫統地對存儲的信號做進一步的處理.
이Altera DE1 FPGA위핵심,설계일관실시채양방식화등효채양방식상결합적수자존저시파기.위요Altera DE1개발판진행개발,유신호조리전로、채양보지전로、촉발전로、등모괴조성,실현모의신호촉발、량정화채양빈솔적자동조정,병고청석현시파형,대모의신호파형진행장기존저병능이용궤내미처리기계통지대존저적신호주진일보적처리.