现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2010年
4期
23-25,37
,共4页
流水线ADC%采样保持电路%栅压自举开关%增益自举运算放大器
流水線ADC%採樣保持電路%柵壓自舉開關%增益自舉運算放大器
류수선ADC%채양보지전로%책압자거개관%증익자거운산방대기
采用TSMC 0.18 μm 1P6M CMOS工艺设计了一种高性能低功耗采样保持电路.该电路采用全差分折叠增益自举运算放大器和栅压自举开关实现.在3.3 V电源电压下,该电路静态功耗仅为16.6 mW.在100 MHz采样频率时,输入信号在奈奎斯特频率下该电路能达到91 dB的SFDR,其有效精度可以达到13位.
採用TSMC 0.18 μm 1P6M CMOS工藝設計瞭一種高性能低功耗採樣保持電路.該電路採用全差分摺疊增益自舉運算放大器和柵壓自舉開關實現.在3.3 V電源電壓下,該電路靜態功耗僅為16.6 mW.在100 MHz採樣頻率時,輸入信號在奈奎斯特頻率下該電路能達到91 dB的SFDR,其有效精度可以達到13位.
채용TSMC 0.18 μm 1P6M CMOS공예설계료일충고성능저공모채양보지전로.해전로채용전차분절첩증익자거운산방대기화책압자거개관실현.재3.3 V전원전압하,해전로정태공모부위16.6 mW.재100 MHz채양빈솔시,수입신호재내규사특빈솔하해전로능체도91 dB적SFDR,기유효정도가이체도13위.