现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
5期
180-182
,共3页
交错采样%高速采样时钟%同步接收%信号处理
交錯採樣%高速採樣時鐘%同步接收%信號處理
교착채양%고속채양시종%동보접수%신호처리
介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现.着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法.实验及仿真结果表明,同步数据采集的结构设计和预处理算法,能良好抑制并行ADC输出信号因相位偏移、时钟抖动等造成的失配误差.
介紹一種基于四通道ADC的高速交錯採樣設計方法以及在FPGA平檯上的實現.著重闡述四通道高速採樣時鐘的設計與實現、高速數據的同步接收以及採樣數據的校正算法.實驗及倣真結果錶明,同步數據採集的結構設計和預處理算法,能良好抑製併行ADC輸齣信號因相位偏移、時鐘抖動等造成的失配誤差.
개소일충기우사통도ADC적고속교착채양설계방법이급재FPGA평태상적실현.착중천술사통도고속채양시종적설계여실현、고속수거적동보접수이급채양수거적교정산법.실험급방진결과표명,동보수거채집적결구설계화예처리산법,능량호억제병행ADC수출신호인상위편이、시종두동등조성적실배오차.