西北工业大学学报
西北工業大學學報
서북공업대학학보
JOURNAL OF NORTHWESTERN POLYTECHNICAL UNIVERSITY
2011年
5期
761-765
,共5页
演化硬件%FPGA%动态可重构%片上系统
縯化硬件%FPGA%動態可重構%片上繫統
연화경건%FPGA%동태가중구%편상계통
为实现演化硬件能随外部环境的变化而自适应地改变芯片内部硬件结构的功能,设计了一种基于可编程片上系统的演化硬件平台.首先,该平台克服了商用FPGA的重构系统对演化硬件支持不足的问题,可以进行局部动态实时重构,且重构速度达到了1 600 Mbps.其次,该平台中的重构颗粒度可以灵活设计,避免了FPGA中重构粒度太细,电路染色体长度过长引起演化算法搜索时间过久的问题.最后,在EP2C50芯片上实现了该平台,并利用改进的遗传算法在该平台上进行了4种实际电路的演化实验.实验结果表明,规模为100的种群每演化一代的耗时约为0.07s,验证了该平台进行硬件演化的有效性.
為實現縯化硬件能隨外部環境的變化而自適應地改變芯片內部硬件結構的功能,設計瞭一種基于可編程片上繫統的縯化硬件平檯.首先,該平檯剋服瞭商用FPGA的重構繫統對縯化硬件支持不足的問題,可以進行跼部動態實時重構,且重構速度達到瞭1 600 Mbps.其次,該平檯中的重構顆粒度可以靈活設計,避免瞭FPGA中重構粒度太細,電路染色體長度過長引起縯化算法搜索時間過久的問題.最後,在EP2C50芯片上實現瞭該平檯,併利用改進的遺傳算法在該平檯上進行瞭4種實際電路的縯化實驗.實驗結果錶明,規模為100的種群每縯化一代的耗時約為0.07s,驗證瞭該平檯進行硬件縯化的有效性.
위실현연화경건능수외부배경적변화이자괄응지개변심편내부경건결구적공능,설계료일충기우가편정편상계통적연화경건평태.수선,해평태극복료상용FPGA적중구계통대연화경건지지불족적문제,가이진행국부동태실시중구,차중구속도체도료1 600 Mbps.기차,해평태중적중구과립도가이령활설계,피면료FPGA중중구립도태세,전로염색체장도과장인기연화산법수색시간과구적문제.최후,재EP2C50심편상실현료해평태,병이용개진적유전산법재해평태상진행료4충실제전로적연화실험.실험결과표명,규모위100적충군매연화일대적모시약위0.07s,험증료해평태진행경건연화적유효성.