电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2013年
7期
152-154,159
,共4页
跳频%快速同步%FPGA%独立信道法%同步头法
跳頻%快速同步%FPGA%獨立信道法%同步頭法
도빈%쾌속동보%FPGA%독립신도법%동보두법
同步技术是跳频系统的核心.本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等.该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证.实际测试表明,该快速同步算法建立时间短、同步稳定可靠.
同步技術是跳頻繫統的覈心.本文針對FPGA的跳頻繫統,設計瞭一種基于獨立信道法,同步字頭法和精準時鐘相結閤的快速同步方法,同時設計瞭基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等.該設計使用VHDL硬件語言實現,採用Altera公司的EP3C16E144C8作為覈心芯片,併在此硬件平檯上進行瞭功能驗證.實際測試錶明,該快速同步算法建立時間短、同步穩定可靠.
동보기술시도빈계통적핵심.본문침대FPGA적도빈계통,설계료일충기우독립신도법,동보자두법화정준시종상결합적쾌속동보방법,동시설계료기우쌍도안적개진형독립신도법,동보산법협의,협의정격식등.해설계사용VHDL경건어언실현,채용Altera공사적EP3C16E144C8작위핵심심편,병재차경건평태상진행료공능험증.실제측시표명,해쾌속동보산법건립시간단、동보은정가고.