微电子学
微電子學
미전자학
MICROELECTRONICS
2013年
4期
537-540
,共4页
有限脉冲响应滤波器%分布式算法%OBC编码%现场可编程门阵列
有限脈遲響應濾波器%分佈式算法%OBC編碼%現場可編程門陣列
유한맥충향응려파기%분포식산법%OBC편마%현장가편정문진렬
Finite impulse response filter%Distributed arithmetic%Offset binary coding%FPGA
对FIR滤波器中的乘法如何在FPGA得到高效实现进行了研究.结合FPGA查找表结构,兼顾资源和速度的要求,采用改进的分布式算法,设计了20阶常系数FIR滤波器.在此基础上,用OBC编码对其查找表进一步优化.最后,在ISE13.1下进行综合,并在Modelsim下进行仿真,用Matlab分析得到的数据频谱,以确定达到设计效果.结果表明,该设计既节省了FPGA的资源占用,又提高了运行速度.
對FIR濾波器中的乘法如何在FPGA得到高效實現進行瞭研究.結閤FPGA查找錶結構,兼顧資源和速度的要求,採用改進的分佈式算法,設計瞭20階常繫數FIR濾波器.在此基礎上,用OBC編碼對其查找錶進一步優化.最後,在ISE13.1下進行綜閤,併在Modelsim下進行倣真,用Matlab分析得到的數據頻譜,以確定達到設計效果.結果錶明,該設計既節省瞭FPGA的資源佔用,又提高瞭運行速度.
대FIR려파기중적승법여하재FPGA득도고효실현진행료연구.결합FPGA사조표결구,겸고자원화속도적요구,채용개진적분포식산법,설계료20계상계수FIR려파기.재차기출상,용OBC편마대기사조표진일보우화.최후,재ISE13.1하진행종합,병재Modelsim하진행방진,용Matlab분석득도적수거빈보,이학정체도설계효과.결과표명,해설계기절성료FPGA적자원점용,우제고료운행속도.