电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2013年
17期
19-22
,共4页
鄢涛%杜小丹%刘永红%胡庆
鄢濤%杜小丹%劉永紅%鬍慶
언도%두소단%류영홍%호경
RS485%现场可编程门阵列(FPGA)%同步通信%异步通信%SRAM
RS485%現場可編程門陣列(FPGA)%同步通信%異步通信%SRAM
RS485%현장가편정문진렬(FPGA)%동보통신%이보통신%SRAM
RS485%field programmable gate array (FPGA)%synchronous communication%asynchronous communication%SRAM
基于现场可编程门阵列(FPGA),设计了采用RS485标准的数据通信协议.其中,高速信号接收,采用同步485通信协议,高速接口包括时钟和数据两个信号,时钟速率3.6864 MHz,利用同步时钟上升沿检测数据.低速信号接收采用异步485通信协议,波特率115.2 kbps,每字节1个起始位,8个数据位,1个截止位.针对高速数据接收时的情况,加入1 MB容量的静态存储器SRAM作为缓存,保证接收数据的可靠性.
基于現場可編程門陣列(FPGA),設計瞭採用RS485標準的數據通信協議.其中,高速信號接收,採用同步485通信協議,高速接口包括時鐘和數據兩箇信號,時鐘速率3.6864 MHz,利用同步時鐘上升沿檢測數據.低速信號接收採用異步485通信協議,波特率115.2 kbps,每字節1箇起始位,8箇數據位,1箇截止位.針對高速數據接收時的情況,加入1 MB容量的靜態存儲器SRAM作為緩存,保證接收數據的可靠性.
기우현장가편정문진렬(FPGA),설계료채용RS485표준적수거통신협의.기중,고속신호접수,채용동보485통신협의,고속접구포괄시종화수거량개신호,시종속솔3.6864 MHz,이용동보시종상승연검측수거.저속신호접수채용이보485통신협의,파특솔115.2 kbps,매자절1개기시위,8개수거위,1개절지위.침대고속수거접수시적정황,가입1 MB용량적정태존저기SRAM작위완존,보증접수수거적가고성.