电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2014年
8期
51-53,61
,共4页
FPGA%DDS%任意分频%时钟恢复
FPGA%DDS%任意分頻%時鐘恢複
FPGA%DDS%임의분빈%시종회복
FPGA%DDS%arbitrary%frequency%divider%clock%recovery
针对目前常用位同步时钟恢复电路即超前-滞后型锁相环和1位同步器两种方法的不足之处,提出了一种使用DDS原理实现的快速时钟恢复方案.该方案采用DDS技术作为高精度任意分频单元,并在此基础上结合两种方法的优点,完成了位同步时钟恢复的改进设计.该方法适用频率范围宽,同步速度快,同步精度高,能够有效地降低频差的影响.给出了方案设计原理及实现方法,使用FPGA完成设计并对其性能做了分析及仿真、测试.
針對目前常用位同步時鐘恢複電路即超前-滯後型鎖相環和1位同步器兩種方法的不足之處,提齣瞭一種使用DDS原理實現的快速時鐘恢複方案.該方案採用DDS技術作為高精度任意分頻單元,併在此基礎上結閤兩種方法的優點,完成瞭位同步時鐘恢複的改進設計.該方法適用頻率範圍寬,同步速度快,同步精度高,能夠有效地降低頻差的影響.給齣瞭方案設計原理及實現方法,使用FPGA完成設計併對其性能做瞭分析及倣真、測試.
침대목전상용위동보시종회복전로즉초전-체후형쇄상배화1위동보기량충방법적불족지처,제출료일충사용DDS원리실현적쾌속시종회복방안.해방안채용DDS기술작위고정도임의분빈단원,병재차기출상결합량충방법적우점,완성료위동보시종회복적개진설계.해방법괄용빈솔범위관,동보속도쾌,동보정도고,능구유효지강저빈차적영향.급출료방안설계원리급실현방법,사용FPGA완성설계병대기성능주료분석급방진、측시.