信息技术
信息技術
신식기술
INFORMATION TECHNOLOGY
2014年
7期
121-124
,共4页
浮点运算%浮点乘累加(FPMAC)%批量运算%浮点协处理器
浮點運算%浮點乘纍加(FPMAC)%批量運算%浮點協處理器
부점운산%부점승루가(FPMAC)%비량운산%부점협처리기
FP calculation%FP multiply accumulate%FP instruction set%FP coprocessor
复杂运算中经常需要处理取值范围大、精度高的浮点型数据,一般的低端嵌入式内核中没有浮点硬件单元,采用软件模拟浮点运算往往不能满足实时性要求.现研究基于高性能浮点乘累加的通用浮点协处理器设计与实现,重点研究提升浮点运算能力、减少硬件开销等关键技术.实验结果显示向量浮点协处理器运算周期减少40%以上.
複雜運算中經常需要處理取值範圍大、精度高的浮點型數據,一般的低耑嵌入式內覈中沒有浮點硬件單元,採用軟件模擬浮點運算往往不能滿足實時性要求.現研究基于高性能浮點乘纍加的通用浮點協處理器設計與實現,重點研究提升浮點運算能力、減少硬件開銷等關鍵技術.實驗結果顯示嚮量浮點協處理器運算週期減少40%以上.
복잡운산중경상수요처리취치범위대、정도고적부점형수거,일반적저단감입식내핵중몰유부점경건단원,채용연건모의부점운산왕왕불능만족실시성요구.현연구기우고성능부점승루가적통용부점협처리기설계여실현,중점연구제승부점운산능력、감소경건개소등관건기술.실험결과현시향량부점협처리기운산주기감소40%이상.