信息技术
信息技術
신식기술
INFORMATION TECHNOLOGY
2014年
7期
94-97
,共4页
数字下变频%结构优化%流水线%重定时
數字下變頻%結構優化%流水線%重定時
수자하변빈%결구우화%류수선%중정시
digital down converter%structure optimization%pipeline%retiming
数字下变频是软件无线电的核心技术,随着通信技术的发展,如今对其处理速度要求越来越高.现提出了一种高性能的数字下变频硬件计算结构,使用CORDIC,流水线划分,重定时等技术来优化数字下变频各个模块的硬件结构.通过和传统设计方案的实验比较,证明了本方案能在将FPGA总体资源使用等效门数减少29.54%的情况下,将最高数据吞吐率提升6.74倍.
數字下變頻是軟件無線電的覈心技術,隨著通信技術的髮展,如今對其處理速度要求越來越高.現提齣瞭一種高性能的數字下變頻硬件計算結構,使用CORDIC,流水線劃分,重定時等技術來優化數字下變頻各箇模塊的硬件結構.通過和傳統設計方案的實驗比較,證明瞭本方案能在將FPGA總體資源使用等效門數減少29.54%的情況下,將最高數據吞吐率提升6.74倍.
수자하변빈시연건무선전적핵심기술,수착통신기술적발전,여금대기처리속도요구월래월고.현제출료일충고성능적수자하변빈경건계산결구,사용CORDIC,류수선화분,중정시등기술래우화수자하변빈각개모괴적경건결구.통과화전통설계방안적실험비교,증명료본방안능재장FPGA총체자원사용등효문수감소29.54%적정황하,장최고수거탄토솔제승6.74배.