电子测量技术
電子測量技術
전자측량기술
ELECTRONIC MEASUREMENT TECHNOLOGY
2014年
9期
113-116
,共4页
探测器%编码器%检测
探測器%編碼器%檢測
탐측기%편마기%검측
Detectors%FPGA%encoder%measure
传统编码器处理器采用单片机或DSP,电路结构复杂,移植性差,响应速度慢.设计的编码器处理单元是基于FPGA生成的IP核,实现了4台22位编码器同步采样,采样频率可达30 kHz,提高了系统的带宽.设计的22位编码器外径尺寸130 mm,精度小于2s,成功应用于某型号复杂控制系统中,实现了系统小型化.针对电路中存在的“竞争与冒险”“亚稳态”等问题进行程序优化,干扰得到了抑制,电路稳定性增强.生成的IP核通用性强、性能稳定、移植性好,可以移植到其他型号FPGA和CPLD中,缩短了其他型号编码器研发时间.
傳統編碼器處理器採用單片機或DSP,電路結構複雜,移植性差,響應速度慢.設計的編碼器處理單元是基于FPGA生成的IP覈,實現瞭4檯22位編碼器同步採樣,採樣頻率可達30 kHz,提高瞭繫統的帶寬.設計的22位編碼器外徑呎吋130 mm,精度小于2s,成功應用于某型號複雜控製繫統中,實現瞭繫統小型化.針對電路中存在的“競爭與冒險”“亞穩態”等問題進行程序優化,榦擾得到瞭抑製,電路穩定性增彊.生成的IP覈通用性彊、性能穩定、移植性好,可以移植到其他型號FPGA和CPLD中,縮短瞭其他型號編碼器研髮時間.
전통편마기처리기채용단편궤혹DSP,전로결구복잡,이식성차,향응속도만.설계적편마기처리단원시기우FPGA생성적IP핵,실현료4태22위편마기동보채양,채양빈솔가체30 kHz,제고료계통적대관.설계적22위편마기외경척촌130 mm,정도소우2s,성공응용우모형호복잡공제계통중,실현료계통소형화.침대전로중존재적“경쟁여모험”“아은태”등문제진행정서우화,간우득도료억제,전로은정성증강.생성적IP핵통용성강、성능은정、이식성호,가이이식도기타형호FPGA화CPLD중,축단료기타형호편마기연발시간.