电子与封装
電子與封裝
전자여봉장
EIECTRONICS AND PACKAGING
2013年
9期
22-25,30
,共5页
薛海卫%张庆文%王月玲%徐新宇
薛海衛%張慶文%王月玲%徐新宇
설해위%장경문%왕월령%서신우
32位%定点DSP%体系结构%CPU
32位%定點DSP%體繫結構%CPU
32위%정점DSP%체계결구%CPU
32-bit%ifxed-point DSP%system structure%CPU
文章通过对32位定点DSP的体系结构及其设计方法的研究,重点阐述了32位定点DSP中CPU包括ALU、MPY、ARAU、流水线、指令系统和总线接口等关键逻辑部件工作原理,对各个逻辑部件的设计思路和实现方法进行了分析描述。采用基于标准单元正向设计方法,设计了一款32位指令集的定点DSP电路,该电路采用哈佛总线结构,可以在单周期内实现16×16位有符号整数乘法、32位累加和32位数据的算术逻辑运算,处理精度高。该电路采用0.5μm 1P3M CMOS工艺流片,集成度7万门,工作频率可达36 MHz,动态功耗594 mW。
文章通過對32位定點DSP的體繫結構及其設計方法的研究,重點闡述瞭32位定點DSP中CPU包括ALU、MPY、ARAU、流水線、指令繫統和總線接口等關鍵邏輯部件工作原理,對各箇邏輯部件的設計思路和實現方法進行瞭分析描述。採用基于標準單元正嚮設計方法,設計瞭一款32位指令集的定點DSP電路,該電路採用哈彿總線結構,可以在單週期內實現16×16位有符號整數乘法、32位纍加和32位數據的算術邏輯運算,處理精度高。該電路採用0.5μm 1P3M CMOS工藝流片,集成度7萬門,工作頻率可達36 MHz,動態功耗594 mW。
문장통과대32위정점DSP적체계결구급기설계방법적연구,중점천술료32위정점DSP중CPU포괄ALU、MPY、ARAU、류수선、지령계통화총선접구등관건라집부건공작원리,대각개라집부건적설계사로화실현방법진행료분석묘술。채용기우표준단원정향설계방법,설계료일관32위지령집적정점DSP전로,해전로채용합불총선결구,가이재단주기내실현16×16위유부호정수승법、32위루가화32위수거적산술라집운산,처리정도고。해전로채용0.5μm 1P3M CMOS공예류편,집성도7만문,공작빈솔가체36 MHz,동태공모594 mW。
By researching the structure of 32-bit DSP and its design method, the theory of critical parts in 32-bit DSP, such as ALU MPY ARAU pipeline and instruction set, is demonstrated in this paper. The design and implementation of the logic blocks are analyzed. A 32-bit ifxed-point DSP circuit is designed by using standard cell design methodology. The circuit is based on the HARVARD bus structure and can implement 16×16-bit signed integer multiply, 32-bit ACC and 32-bit logic arithmetic. The DSP circuit is fabricated in 0.5μm 1P3M CMOS process. Its integrity is 70 K gates. The operation frequency is 36 MHz and power consumption is 594 mW.