山西电子技术
山西電子技術
산서전자기술
SHANXI ELECTRONIC TECHNOLOGY
2014年
2期
42-43,45
,共3页
DDS%现场可编程门阵列(FPGA)%相位累加器%Verilog_ HDL
DDS%現場可編程門陣列(FPGA)%相位纍加器%Verilog_ HDL
DDS%현장가편정문진렬(FPGA)%상위루가기%Verilog_ HDL
传统的多路同步信号源常采用单片机搭载多片专用DDS芯片配合实现.该技术实现复杂,且在要求各路同步相干可控时难以实现.本文在介绍了DDS原理的基础上,给出了用Verilog_HDl语言实现相干多路DDS的工作原理、设计思路、电路结构.利用Modelsim仿真验证了该设计的正确性,本设计具有调相方便,相位连续,频率稳定度高等优点.
傳統的多路同步信號源常採用單片機搭載多片專用DDS芯片配閤實現.該技術實現複雜,且在要求各路同步相榦可控時難以實現.本文在介紹瞭DDS原理的基礎上,給齣瞭用Verilog_HDl語言實現相榦多路DDS的工作原理、設計思路、電路結構.利用Modelsim倣真驗證瞭該設計的正確性,本設計具有調相方便,相位連續,頻率穩定度高等優點.
전통적다로동보신호원상채용단편궤탑재다편전용DDS심편배합실현.해기술실현복잡,차재요구각로동보상간가공시난이실현.본문재개소료DDS원리적기출상,급출료용Verilog_HDl어언실현상간다로DDS적공작원리、설계사로、전로결구.이용Modelsim방진험증료해설계적정학성,본설계구유조상방편,상위련속,빈솔은정도고등우점.