微电子学
微電子學
미전자학
MICROELECTRONICS
2013年
5期
641-645
,共5页
赵旦峰%马立坤%周相超%高敬鹏
趙旦峰%馬立坤%週相超%高敬鵬
조단봉%마립곤%주상초%고경붕
连续相位调制%Max-Log-MAP算法%查表法%FPGA
連續相位調製%Max-Log-MAP算法%查錶法%FPGA
련속상위조제%Max-Log-MAP산법%사표법%FPGA
Continuous phase modulation%Max-Log-MAP algorithm%Look-up table%FPGA
针对连续相位调制解调硬件实现复杂度高的问题,提出一种基于FPGA的低复杂度硬件实现方案.该方案中,调制器采用查表法,解调器采用Max-Log-MAP算法.该方案具有复杂度低、速度快、易于生成IP核等优点.利用Xilinx公司的Virtex-2 Pro系列开发板,对调制解调器进行测试,验证了该系统方案的正确性.该设计可作为连续相位调制解调专用集成芯片开发的参考.
針對連續相位調製解調硬件實現複雜度高的問題,提齣一種基于FPGA的低複雜度硬件實現方案.該方案中,調製器採用查錶法,解調器採用Max-Log-MAP算法.該方案具有複雜度低、速度快、易于生成IP覈等優點.利用Xilinx公司的Virtex-2 Pro繫列開髮闆,對調製解調器進行測試,驗證瞭該繫統方案的正確性.該設計可作為連續相位調製解調專用集成芯片開髮的參攷.
침대련속상위조제해조경건실현복잡도고적문제,제출일충기우FPGA적저복잡도경건실현방안.해방안중,조제기채용사표법,해조기채용Max-Log-MAP산법.해방안구유복잡도저、속도쾌、역우생성IP핵등우점.이용Xilinx공사적Virtex-2 Pro계렬개발판,대조제해조기진행측시,험증료해계통방안적정학성.해설계가작위련속상위조제해조전용집성심편개발적삼고.