飞行器测控学报
飛行器測控學報
비행기측공학보
JOURNAL OF SPACECRAFT TT&C TECHNOLOGY
2013年
5期
414-418
,共5页
VPX总线%背板%控制层%串行器-解串行器(SERDES)
VPX總線%揹闆%控製層%串行器-解串行器(SERDES)
VPX총선%배판%공제층%천행기-해천행기(SERDES)
VPX bus%backplane%control layer%Serializer-Deserializer (SERDES)
为实现VPX(VITA 46系列的代称)总线形式的计算平台,对VPX的标准进行了深入研究.针对VPX所具有的开放性,将整个计算平台设计为通过控制层实现信息交换,其交换方式采用网络传输的方式.计算平台包括计算机模块、交换模块以及背板3个重要部分,由于信息交换是在这3个部分之间进行的,因此,这3个部分之间网络传输的实现是整个计算平台设计的关键.设计中采用SERDES(串行器-解串行器)方式实现网络传输,相应地,各功能模块也须采用不同的芯片和布线规则实现该种模式的传输.尤其是计算机模块的设计被分为2个阶段进行,首先在X86平台上实现SERDES传输,然后再移植到以MIPS(无内部互锁流水级的微处理器)架构为基础的国产CPU(中央处理器)平台上实现.最终将各个模块结合并搭建出VPX计算平台,经过网络测试验证,交换功能的实现和网络传输的设计是正确的.
為實現VPX(VITA 46繫列的代稱)總線形式的計算平檯,對VPX的標準進行瞭深入研究.針對VPX所具有的開放性,將整箇計算平檯設計為通過控製層實現信息交換,其交換方式採用網絡傳輸的方式.計算平檯包括計算機模塊、交換模塊以及揹闆3箇重要部分,由于信息交換是在這3箇部分之間進行的,因此,這3箇部分之間網絡傳輸的實現是整箇計算平檯設計的關鍵.設計中採用SERDES(串行器-解串行器)方式實現網絡傳輸,相應地,各功能模塊也鬚採用不同的芯片和佈線規則實現該種模式的傳輸.尤其是計算機模塊的設計被分為2箇階段進行,首先在X86平檯上實現SERDES傳輸,然後再移植到以MIPS(無內部互鎖流水級的微處理器)架構為基礎的國產CPU(中央處理器)平檯上實現.最終將各箇模塊結閤併搭建齣VPX計算平檯,經過網絡測試驗證,交換功能的實現和網絡傳輸的設計是正確的.
위실현VPX(VITA 46계렬적대칭)총선형식적계산평태,대VPX적표준진행료심입연구.침대VPX소구유적개방성,장정개계산평태설계위통과공제층실현신식교환,기교환방식채용망락전수적방식.계산평태포괄계산궤모괴、교환모괴이급배판3개중요부분,유우신식교환시재저3개부분지간진행적,인차,저3개부분지간망락전수적실현시정개계산평태설계적관건.설계중채용SERDES(천행기-해천행기)방식실현망락전수,상응지,각공능모괴야수채용불동적심편화포선규칙실현해충모식적전수.우기시계산궤모괴적설계피분위2개계단진행,수선재X86평태상실현SERDES전수,연후재이식도이MIPS(무내부호쇄류수급적미처리기)가구위기출적국산CPU(중앙처리기)평태상실현.최종장각개모괴결합병탑건출VPX계산평태,경과망락측시험증,교환공능적실현화망락전수적설계시정학적.